北极星

搜索历史清空

  • 水处理
您的位置:电力综合正文

美国Ziptronix实现对5层CMOS元件进行3维层叠

2007-04-19 17:12来源:技术在线关键词:美国CMOSRONI收藏点赞

投稿

我要投稿

  美国Ziptronix与RaytheonVisionSystems(RVS)合作,对5层CMOS元件和光电二极管进行了3维层叠。在层叠时,采用了Ziptronix开发的名为“Directbondinterconnect(DBI)”的3维封装技术。

    采用DBI技术,在芯片与晶圆、晶圆与晶圆接合时,也可在室温下实现3维封装。布线间距在10μm以下,布线宽度为2μm左右。此次在形成有CMOS元件的晶圆上,层叠了RVS公司的芯片。布线间距为8μm。可在确保接合部连接性的同时,通过所有光电二极管获取图像。

   

特别声明:北极星转载其他网站内容,出于传递更多信息而非盈利之目的,同时并不代表赞成其观点或证实其描述,内容仅供参考。版权归原作者所有,若有侵权,请联系我们删除。

凡来源注明北极星*网的内容为北极星原创,转载需获授权。